试题详情
- 简答题设浮点数的格式为:阶码 5 位,尾数 6 位,均用补码表示,请计算 X+Y 和 X-Y。(阶码和尾数均用补码计算)。【**,★,包捷 4.8,编号 2.3】 X=15/64,Y=-25/256
- 方法一(双符号法)
X.1111X2-6=0.1111X2-10
[X]浮=11,111000.11110
Y.-11101X2-8=-0.11101X2-11
[Y]浮=11,110111.00011
计算X+Y:
1.对阶
Y.向X对齐,Y的尾数右移1位。
[Y]浮=11,111011.10001(1)
2.尾数相加
[X]尾+[Y]尾=00.11110+11.10001(1)=00.01111(1)
3.结果规格化:双符号00,无溢出。一个前导0,左规一位。
[Z]尾=00.11111
[Z]阶=11,1110-1=11,11014. 舍入:[X+Y]浮=1,1101 0.11111计算 X-Y:5. 对阶Y 向 X 对齐,Y 的尾数右移 1 位。[Y]浮=11,1110 11.10001(1)6. 尾数相减[X]尾-[Y]尾=00.11110-11.10001(1)=00.11110+(100.00000-11.10001(1))=01.01100(1)7. 结果规格化:双符号 01,有溢出。右规一位,阶码+1[X-Y]尾=00.10110(01)[X-Y]阶=11,1110+1=11,11118. 舍入[X-Y]浮=1,1111 0.10110 关注下方微信公众号,在线模考后查看
热门试题
- 采用多体交叉存储器可提高存储器的带宽。
- 某512×8位RAM芯片采用一位读/写线
- CPU中跟踪指令后续地址的寄存器是程序计
- 存储()并按()顺序执行,这是冯诺依曼型
- 如果一个地址的高S位被用作组索引,每行包
- 某主存储器按字节编址,地址线数目为16,
- 按数据传送格式,可将总线分为()与()。
- 某CRT显示器可显示64种ASCII字符
- 描述流水CPU基本概念正确的句子是()。
- 非易失性存储器不包括 ()
- 主机和外设传送数据时,采用()控制传送,
- 在寄存器直接寻址方式中,操作数应在()中
- 下列哪个层次不是并发和并行在系统层次结构
- 以模型机组成为背景,试分析下面指令,写出
- 简述通道的类型。
- 主机与外设通过()进行信息交换。
- 浮点加减运算,结果舍入包括()几种情况。
- 集成电路的规模包括()。
- 浮点表示:数字5用浮点表示时的小数字段f
- 下列标志码为零标志的是()