试题详情
- 简答题静态RAM内部是如何组成?
- SRAM是由存储体、地址译码器、读写控制逻辑、地址反相器及数据驱动缓冲器组成。其中若该存储器件具有1024×1位,那么存储体具有1024个单元,每个存储单元仅有1位,所以存储体是SRAM存储器容量的集合体。为了减少封装引线,采用双译码结构,X/Y译码同样可以选择1024个中某一单元,即用X/Y(行线——X选择线和列线——Y选择线)的重叠作为所选中的读/写存储单元,这样可以简化译码和驱动电路。
关注下方微信公众号,在线模考后查看
热门试题
- 8031单片机因其片内无()存储器,需将
- 8088/8086系统如何确定硬件中断服
- 简述USB总线的特点。
- 可编程并行接口芯片8255A面向I/O设
- 8253芯片上有()个()位计数器通道,
- 什么样的外设可以采用无条件数据传送方式?
- 8253的计数器在不同的工作方式中,计数
- I/O端口地址译码电路一般有哪几种结构形
- 地址总线
- -32的补码为()B,补码1101101
- 8086和80286使用16位数据总线,
- RS-232C标准规定的连接器的物理结构
- ALU是(),用来完成()、()和位移循
- 10111B用十六进制数表示为(),八进
- MROM
- 简述ADC中的转换结束信号(EOC)起什
- CPU访问存储器时,需利用M/IO信号的
- 执行下列指令后,DX寄存器中的内容是多少
- 假定8255的端口地址分别为0060H,
- 3型中断指()中断,中断类型码为()。