试题详情
- 简答题简述高速缓冲存储器Cache为什么能够实现高速的数据存取?
- 高速缓冲存储器Cache是根据程序局部性原理来实现高速的数据存取。即在一个较小的时间间隔内,程序所要用到的指令或数据的地址往往集中在一个局部区域内,因而对局部范围内的存储器地址频繁访问,而对范围外的地址则范围甚少的现象称为程序访问的局部性原理。
如果把正在执行的指令地址附近的一小部分指令或数据,即当前最活跃的程序或数据从主存成批调入Cache,供CPU在一段时间内随时使用,就一定能大大减少CPU访问主存的次数,从而加速程序的运行。 关注下方微信公众号,在线模考后查看
热门试题
- 将+46和-38分别乘以2,可应用什么指
- MCS-51单片机外扩存储器芯片时,4个
- CPU每次可以响应()个中断源的中断请求
- 存储系统的刷新地址提供给所有DRAM芯片
- 设8259A端口地址为20H和21H,怎
- 简述改变8259A特殊循环方式的方法。
- MCS-51单片机访问片外存储器时利用通
- I/O独立编址方式中访问 I
- 8086中,复位操作后,程序从()地址开
- 在串行口工作于移位寄存器方式时,其接收由
- 在8086系统中,用8253构成一个定时
- USB1.0的数据传输速率可达480Mb
- 一般单片机C51程序中,为了使程序执行的
- 采用总线标准有何好处?
- 假设一个48位数存放在DX:AX:BX中
- 规则字即存放字数据的存储单元地址必顺为偶
- 如图,若用1K×8位片子来扩展3K×8位
- PCI总线上由什么信号决定总线是否忙/闲
- 8253-5初始化有哪些命令?其含意是什
- 采用可编程定时器/计数器,其定时与计算功