试题详情
- 简答题简述高速缓冲存储器Cache为什么能够实现高速的数据存取?
- 高速缓冲存储器Cache是根据程序局部性原理来实现高速的数据存取。即在一个较小的时间间隔内,程序所要用到的指令或数据的地址往往集中在一个局部区域内,因而对局部范围内的存储器地址频繁访问,而对范围外的地址则范围甚少的现象称为程序访问的局部性原理。如果把正在执行的指令地址附近的一小部分指令或数据,即当前最活跃的程序或数据从主存成批调入Cache,供CPU在一段时间内随时使用,就一定能大大减少CPU访问主存的次数,从而加速程序的运行。
关注下方微信公众号,在线模考后查看
热门试题
- 存取速度
- 要管理64级可屏蔽中断,需要级联的825
- RAM芯片4K×8位;512K×4;1M
- 汇编语言中逻辑运算指令AND和TEST的
- 系统有多个中断源,而只有单一中断请求线的
- 数据段的定义如下:
- IA-32处理器吸取了RISC技术特长。
- 断服务程序一般有哪些操作?
- 8088CPU的内存寻址空间最大为多少个
- 试编写只有一块8259A的8088系统
- 突发式读/写总线周期有哪几点技术特性?
- 执行INT 04H后,中断服务入口地址的
- 可编程并行接口芯片8255A中有多少个输
- 8086/8088CPU中的指令队列的长
- 简述微型计算机的组成。
- 对某个寄存器中操作数的寻址方式称为()寻
- 8086/8088的一个存储器读写典型总
- MASM汇编语言的注释用分号开始,但不能
- SCSI的总线阶段共有几种?仲裁阶段用来
- 计算机系统总线按功能分可分为哪些?