试题详情
- 简答题下图所示为单总线CPU内部框图,其中R0~R3为通用寄存器,ALU具有加、减运算功能。完成下列问题: 1)说明图中IR,PC,AR,DR,Y,Z寄存器的作用。 2)画出加法指令SUB R1,(R2)的指令周期流程图,其中“(Ri)”表示寄存器间接寻址,指令左边的操作数为目的操作数。
关注下方微信公众号,在线模考后查看
热门试题
- char a=0xdb,则~a的值为()
- 为了解决多个主设备同时竞争总线()的问题
- 用74181组成32位全并行加法器,须要
- 在对阶时,一般是(),丢失的是最低位,(
- PC机中PCI总线的数据通道宽度是()位
- 试用卡诺图法将下列各逻辑表达式化成最简式
- 系统总线包括()、()、()和各种电源线
- 用容量为16K×1的DRAM芯片构成64
- 将十进制数167用十六进制表示的结果是(
- 在异步控制的总线传送中,主设备是()。
- 为了缩短指令中某个地址段的位数,有效的方
- I/O接口是()与()的中间部分。
- 显示设备所能表示的像素个数叫()。所显示
- 下面哪项不是CRT显示器的主要性能指标(
- 若浮点数用补码表示,则判断运算结果为规格
- 计算机中存放当前指令地址的寄存器叫()。
- 总线仲裁方式有()和集中式仲裁。集中式仲
- EEPROM是指()。
- 指令的寻址方式有顺序和跳跃两种方式,采用
- CPU中有哪几个最主要的寄存器?它们的主