试题详情
- 单项选择题8253定时器/数器中,在门控制信号上升沿到来后的()时刻,输出信号OUT变成低电平。
A、CLK上升沿
B、CLK下降沿
C、下一个CLK上升沿
D、下一个CLK下降沿
- D
关注下方微信公众号,在线模考后查看
热门试题
- 指令周期
- 某微机系统有24条地址线。欲用2K×4b
- 在8086总线周期的T1、T2、T3、T
- 处理器为什么需要通过锁存器与数字/模拟转
- 评价总线的性能一般有哪几种指标?
- 已知AL=0AFH,那么指令“NEGAL
- 求十进制56D的二进制表示及二进制数10
- 8253的计数器的最大计数初值是()
- 在计算机系统的层次结构中,数字电路位于第
- 8086/8088的一个存储器读写典型总
- DMA控制器的工作特点?
- 利用一片6264芯片(SRAM,8K×8
- (AL)=9AH,(BL)=0BCH,当
- 8086最小工作模式时ALE管脚的作用是
- 出指令MOVB,X3040H和MOVB,
- RAM有几种,各有什么特点?
- 为什么用増量指令或减量指令设计程序时,在
- 在DMA传送过程中完成数据传送功能是由(
- 计算机是由运算器、控制器、存储器、输入设
- BIU