试题详情
简答题集成电路前端设计流程,写出相关的工具。
  • 集成电路的前端设计主要是指设计IC过程的逻辑设计、功能仿真,而后端设计则是指设计IC过程中的版图设计、制板流片。前端设计主要负责逻辑实现,通常是使用verilog/VHDL之类语言,进行行为级的描述。而后端设计,主要负责将前端的设计变成真正的schematic&layout,流片,量产。
    集成电路前端设计流程可以分为以下几个步骤:(1)设计说明书;(2)行为级描述及仿真;
    (3)RTL级描述及仿真;(4)前端功能仿真。
    硬件语言输入工具有SUMMIT,VISUALHDL,MENTOR和RENIOR等;图形输入工具有:Composer(cadence),Viewlogic(viewdraw)等;
    数字电路仿真工具有:Verolog:CADENCE、Verolig-XL、SYNOPSYS、VCS、MENTOR、Modle-sim
    VHDL:CADENCE、NC-vhdl、SYNOPSYS、VSS、MENTOR、Modle-sim
    模拟电路仿真工具:HSpicePspice。
  • 关注下方微信公众号,在线模考后查看

热门试题