试题详情
- 简答题如外设A1、A2、A3、A4、A5按完全嵌套优先级排列规则,外设A1的优先级最高,A5最低。若中断请求的次序如下所示,试给出各外设的中断处理程序的次序。(假设所有的中断处理程序开始后就有STI指令) (1)外设A3和A4同时发出中断请求; (2)在外设A3的中断处理中,外设A1发出中断请求; (3)在外设A1的中断处理未完成前,发出EOI结束命令,外设A5发出中断请求
- 外设的中断处理程序的次序为:A3→A1→A3→A4→A5
关注下方微信公众号,在线模考后查看
热门试题
- 8253芯片有()个端口地址。
- 指令MOV AX,[BX][SI]的源操
- 试用8255A作为I/O接口与打印机相连
- 在段选择符中,TI=0和TI=1,分别在
- CPU和外设之间传送的三种信息是()、(
- 试画出容量为 2K×8的RA
- 对于8086,下列说法错误的是()。
- FPM DRAM芯片中的快页读写方式就是
- 8086的取指为什么可以被称为指令预取?
- DAC0832是()位()缓冲的D/A芯
- 要对可编程接口芯片进行读写操作的必要条件
- 简述8086引脚信号中M/IO,DT/R
- 硬件中断分为哪几种?
- 8286数据收发(缓冲)器的作用是什么?
- 十六进制数30A.5转换为二进制是(),
- 什么是I/O接口?接口的基本功能是什么?
- 通常,一个输入接口必须具有()功能,一个
- 8253工作于方式3时,当计数初值为()
- 分析程序,写出X1,X2,X3,X4,
- 8255A的端口B工作于方式1输入时,要