试题详情
简答题简述数字锁相原理。
  • 发送端发送时钟的周期等于一位码元的时间宽度,因此接收端收到的数字信息中含有发送端发送时钟的相位信息。接收端可以在接收信息的过程中,以接收到的信息相位为基准,不断调整收端接收时钟的相位,减少收发两端的位相差,从而不至于出现因位相差的积累而失步的现象。这就是用数字锁相实现位同步的原理。
    它包括校正脉冲发生器、相位比较器、分频电路和计数脉冲控制电路四部分。
    ua是收端接收到的经解调后的信息序列,它是校正脉冲发生器的输入信号,当ua中的码元从“0”变成“1”或者从“1”变成“0”,即ua出现变位时,会使校正脉冲发生器输出位只可能出现在发送码元的开始或结束时刻,所以ua也只会在发送端位的起始或结束时刻出现,它可以代表发送端的位相位。
  • 关注下方微信公众号,在线模考后查看

热门试题