试题详情
- 简答题8086基本总线周期是如何组成的?各状态中完成什么基本操作?
-
基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。
T.1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;
T.2期间发出读写命令信号/RD、/WR及其它相关信号;
T.3期间完成数据的访问;
T.4结束该总线周期。 关注下方微信公众号,在线模考后查看
热门试题
- 若X原=10001001,反码为()补码
- 在中断方式下,当()已经有数据要往CPU
- 8086/8088CPU响应硬件中断IN
- 段定义语句以()语句结束。
- 一静态RAM芯片的地址线为A0~A10,
- 假定(SS)=2000H,(SP)=01
- 设(DS)=1234H,(SI)=124
- 8255A的()只能工作在方式0。
- 8086总线接口部件中有四个段寄存器,它
- 下面的程序实现什么功能?
- 若访问存储器取指令,段基值一般来源于()
- 若代码段位于内存的45000H到54FF
- 编写程序段,统计数组ARY中负数的个数,
- 8086/8088微处理器内部有那些寄存
- 执行ADDAX,BX后,若AX的内容为2
- 微处理器一般应具有哪些基本功能?
- 主存和CPU之间增加高速缓存的目的是()
- IP常称为()其位数为()位,作用是()
- CPU和输入/输出设备之间传送的信息有哪
- 程序计数器PC的内容是()。