试题详情
- 简答题在8086CPU的中断信号中,NMI是()触发,INTR是()触发。
- 非屏蔽中断;可屏蔽中断
关注下方微信公众号,在线模考后查看
热门试题
- 8086的寄存器中()是通用的I/O指针
- 在现代的微机系统中,描述CPU主频常用的
- 以下寄存器中,与堆栈段无关的寄存器是()
- 简述变址寻址方式并举例说明。
- 为什么说外部中断才是真正意义上的中断?
- 段地址
- 已知[X]补=01
- 已知AX的内容为5555H,执行XORA
- 微机硬件系统存储器分为哪几级?其中哪一级
- 8255的功能是什么?
- 存储器体系为什么采用分级结构,主要用于解
- 设8255芯片的端口基地址是60H,寻址
- 对于下面的数据定义,各条MOV&ensp
- 中断控制器8259可管理()
- 8086CPU内部结构中,EU是指什么?
- 8086/8088CPU经加电复位后,执
- 二进制数1011.11转化为十进制是多少
- 80X86CPU可以访问的I/O空间可以
- IA-32处理器吸取了RISC技术特长。
- 全译码