试题详情
- 简答题有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns,试问: 1)需要多少片DRAM芯片? 2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? 3)如果采用集中刷新方式,存储器刷新一遍最少用多少时间?
- 1)(64K×16)/(16K×1)=(216×24)/(214)=220/214=26=64片
2)2ms÷128=15.625μs
3)128×500ns=64μs 关注下方微信公众号,在线模考后查看
热门试题
- Union test{ Char a[3
- 以下不属于非易失性存储器的是()
- 浮点数的取值范围由阶码的位数决定,而精度
- 简述微指令的操作码和微指令链接的各种设计
- 以下不属于低级优化的是()
- 禁止中断的功能可以由()来完成。
- 寄存器堆栈不具有的特点是()
- 操作码结构有两种形式,它们是()。
- CPU执行一段程序时,Cache完成存取
- CPU中至少有如下六类寄存器()寄存器,
- 某机字长32位,存储容量64MB,若按字
- 高速缓存友好代码基于的原理是()
- 浮点数的正负取决于()
- 某计算机的存储系统由Cache、主存和用
- 在浮点数的表示中,()部分在机器数中是不
- CPU对外围设备的管理方式中,()方式是
- 在多总线结构的计算机系统中,采用()方法
- D/A转换是()
- CPU中的ALU主要完成()
- 在寄存器直接寻址方式中,操作数应在()中