试题详情
- 简答题32M×8b的DRAM芯片,其外部数据线和地址线为多少条?
- 根据存储芯片地址线数量计算公式
K.log2(1024*1024*32)= log2(225)=25,即需要25根地址线。但是,由于DRAM芯片的地址采用分时输入的方法,所以实际需要的地址线只有理论值的一半,此处为13根。数据线8根。 关注下方微信公众号,在线模考后查看
热门试题
- 已知IA-32处理器某个段描述符为000
- 编写一个子程序,它以二进制形式显示EAX
- 已有AX=E896H,BX=3976H,
- 8255A是可编程的并行输入/输出接口芯
- 简述微型计算机系统组成。
- ROM芯片的烧写或擦写就是指对ROM芯片
- 8255A工作方式选择控制字中的D6D5
- Intel 2164A芯片刷
- 把CPU、存储器、I/O接口等集成在一块
- 8253—5作于方式3时,当计数初值为(
- 试编程序,统计由40000H开始的16K
- 堆栈的存取原则是什么?
- PC/XT机系统板上,支持器件挂在()总
- 同步时序
- 8253—5工作于方式1时,当写入CW,
- 80C51中断嵌套的原则是什么?
- 三种优先级判别法中,串行优先判别方法仲裁
- 8086处理器的输入控制信号有RESET
- 设(DX)=10111011B,(CL)
- 定义常量NUM,其值为5;数据段中定义字