试题详情
- 单项选择题8086CPU与慢速的存储器或I/O接口之间,为了使传送速度能匹配,有时需要在()状态之间插入若干个等待周期TW。
A、T1和T2
B、T2和T3
C、T3和T4
D、随机
- C
关注下方微信公众号,在线模考后查看
热门试题
- 8086对存储器的管理为什么采用分段的办
- 输入/输出接口电路有哪些寄存器,各自的作
- 设置特殊屏蔽方式的目的是()
- 简述中断的处理过程。
- 什么是指令周期?什么是总线周期?什么是时
- 两片8259芯片级连后,可以管理()级中
- 控制总线传输的信号大致有哪几类?
- 对于下面的数据定义,各条MOVE指令单独
- 试按下列要求分别编制程序段: (1)把标
- 配置周期的产生是PCI总线规范中的一项重
- 当8086CPU的INTR=1且IF=1
- 一片8259A可管理()级中断,经过级连
- 8253工作在方式1时,输出负脉冲的宽度
- 微机系统的I/O端口地址有两种编址方式,
- 已知BX=7830H,CF=1,执行指令
- 从8086CPU的内部结构上看,其是由哪
- 如果0809与微机接口采用中断方式,EO
- 执行IN指令处理器引脚产生什么总线周期?
- 源程序如下: MOV AL,0
- PCI总线传输机制是理解PCI总线规范的