试题详情
简答题 如图,假定总线传输延迟和ALU运算时间分别是20ps和200ps,寄存器建立时间为10ps,寄存器保持时间为5ps,寄存器的锁存延迟(Clk-to-Q time)为4ps,控制信号的生成延迟(Clk-to-signal time)为7ps,三态门接通时间为3ps,则从当前时钟到达开始算起,完成以下操作的最短时间是多少?各需要几个时钟周期? 将程序计数器PC加1
  • 分两个阶段:
    P.C+1→Z:7+3+20+200+10=240ps;Z→PC://7+3+20+10==40ps
    寄存器保持时间用来作为时间约束。
    因为在这个过程中,需要经过两次总线传输,每次都将传输信息保存在某个寄存器中,所以需要两个时钟周期。
  • 关注下方微信公众号,在线模考后查看

热门试题