试题详情
- 简答题有一个1024K×32位的存储器,由128K×8位的DRAM构成。问:(1)总共需要多少DRAM芯片?(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?
-
(1)DRAM芯片容量为128K×8位=128KB
存储器容量为1024K×32位=1024K×4B=4096KB
所需芯片数4096KB÷128KB=32片
(2)对于128K×8位的DRAM片子,选择一行地址进行刷新,取刷新地址A8—A0,则8ms内进行512个周期的刷新。按此周期数,512×4096=128KB,对一行上的4096个存储元同时进行刷新。采用异步刷新方式刷新信号的周期为8ms÷512=15.6μs 关注下方微信公众号,在线模考后查看
热门试题
- 试分析冯·诺依曼模型对编程概念的影响。
- 写操作流水化会减小cache的命中时间。
- ()和()是影响一个计算机系统能否成功的
- 字符信息是()数据,属于处理()领域的问
- DLX流水线中,定向技术的主要思想是什么
- 总线在一个总线周期内并行传送2个字节的数
- 试以系列机为例,说明计算机体系结构、计算
- 多处理机主要实现的是()
- 流水线中有哪三种相关?各是什么原因造成的
- 流水线吞吐率是指单位时间内流水线所完成的
- DLX提供了()、立即值寻址、偏移寻址和
- 计算机科技文献中,英文缩写CAI代表()
- 在总线互连方式中,总线仲裁算法不包括以下
- RISC技术对比CISC最大的区别就是对
- 流水线需要有(),在此之后流水过程才进入
- 某计算机指令系统采用定长指令字格式,指令
- 在进行计算机系统设计时,一个设计者应该考
- 现代计算机中,流水线按处理级别可分为三级
- 常用的三种表示分支条件的技术及其优缺点是
- 用哪三个关键的性能指标来衡量通信机制的性