试题详情
- 简答题局部总线
- 位于处理器附件的器件相互连接的总线,相对于芯片总线。
关注下方微信公众号,在线模考后查看
热门试题
- 存储系统的刷新地址提供给所有DRAM芯片
- 0型中断指()中断,中断类型码为()。
- 巳知一个DRAM芯片外部引脚信号中有4根
- 地址寄存器用()表示。
- 8086系统中低8位数据总线与奇存储体相
- 若8259A工作在优先级自动循环方式,则
- 常常把来自微处理器和内存储器的数据进行缓
- 编程将一个64位数据逻辑左移3位,假设这
- 请解释8086(最小组态)以下引脚信号的
- 一存储器芯片的存储容量为4K×8位,则它
- INTR是()引脚,NMI是()引脚。
- 8255A并行接口中PA口、PB口和PC
- 助记符
- 已知8255A的地址为0060H~006
- 堆栈的存取原则是什么?
- 什么是掩摸ROM、OTP-ROM、EPR
- 8086是()。
- 将+46和-38分别乘以2,可应用什么指
- 存放中断向量的内存空间被称为()。808
- 欲将EDX内的无符号数除以16,使用指令