试题详情
- 多项选择题用3线-8译码器74LS138和辅助门电路实现逻辑函数F=A2+A2’A1’,应()。
A、用与非门,F=(Y0’Y1’Y4’Y5’Y6’Y7’)’
B、用与门,F=Y2’Y3’
C、用或门,F=Y2’+Y3’
D、用或门,F=Y0’+Y1’+Y4’+Y5’+Y6’+Y7’
- A,B
关注下方微信公众号,在线模考后查看
热门试题
- 国产TTL电路()相当于国际SN54/7
- 时序逻辑电路的特点是某一时刻的()状态不
- 双稳态触发器的基本特征是什么?
- 组合逻辑电路输出与输入的关系可用()描述
- 写出WHILE条件循环语句的编程格式,并
- GAL器件的与阵列(),或阵列()。()
- 触发器有()个稳态,存储8位二进制信息要
- 边沿式D触发器是一种()稳态电路。
- 表示任意两位十进制数,需要()位二进制数
- 用“或非”门实现逻辑函数的步骤主要有哪些
- 对编译器来说,每个设计项目必须有一个单独
- 图所示是一个由两台水泵向水池供水的系统。
- 74LS160十进制计数器它含有的触发器
- 将下列逻辑函数表示成“最小项
- 设计一个按自然态序变化的7进制同步加法计
- 若D触发器的D端连在Q端上,经100个脉
- 以下电路中常用于总线应用的有()
- J-K触发器在CP时钟脉冲作用下,要使得
- 欲使JK触发器按Qn+1
- 当8421奇校验码在传送十进制数(8)<