试题详情
- 简答题简述VHDL中惯性延时及传输延时的作用.
- (1)惯性延时:在VHDL中惯性延时是缺省的,即在语句中不作特别说明,产生的延时一定是惯性延时。惯性延时说明只在进行波形仿真时有意义,逻辑综合时将被忽略。
(2)传输延时:在VHDL中,传输延时不是缺省的,必须在语句中明确说明。传输延时常用于描述总线延时、连接线延时及芯片中的路径延时。 关注下方微信公众号,在线模考后查看
热门试题
- 或非门构成的基本RS触发器,输入端SR的
- 下列器件中,属于时序部件的是()
- 八进制数(17)8
- 写出图所示电路的逻辑表达式,并化简为最简
- 逻辑表达式A+BC=()。
- 时序电路只是在()信号的边沿(上升沿或下
- 将下列二进制数转换成十进制数、八进制数和
- 待编码信号数为个,输出代码位数为n位,它
- 用卡诺图化简逻辑函数:(用代数法)。
- 器件的编程是将已设计、编译、调试完成的设
- 数字信号的特点是在()上和()上都是离散
- 写出下图所示逻辑电路的表达式,其中S
- 当传输门的端接低电平、C端接高电平时,传
- 若RAM的地址码有8位,行、列地址译码器
- 试说明选择信号赋值语句与CASE语句的异
- 代数化简法是运用()对逻辑函数表达式进行
- 下列四个数中最大的数是()
- 某4变量卡诺图中有9个“0”方格7个“1
- 证明下列恒等式(证明方法不限):
- 在VHDL语言中的数据主要包括以下3种: