试题详情
- 单项选择题或非门构成的基本RS触发器,输入端SR的约束条件是()
A、A
B、B
C、C
D、D
- A
关注下方微信公众号,在线模考后查看
热门试题
- TTL与非门的多余脚悬空等效于()
- 对于T触发器,若原态Qn
- 若用JK触发器来实现特性方程为,则JK端
- 用逻辑代数的公理、定理和规则证明下列表达
- FPGA是指()可编程门阵列。
- 化简下列函数
- 在进行逻辑设计和分析时我们怎样看待无关项
- 试比较图所示两个逻辑电路的功能。
- 下列各函数等式中无冒险现象的函数式有()
- 已知A、B、CP信号波形,画出输出端Q<
- 国产TTL电路()相当于国际SN54/7
- n个变量构成的最小项mi
- 假如一个函数完全由最小项所组成,那么这种
- (DB.8)16 =()2=()8=()
- GAL和PAL的相同点是什么?最大的不同
- 在下列逻辑电路中,不是组合逻辑电路的有(
- 若JK触发器Q*=Q’,则输入(J,K)
- n个逻辑变量的函数总共有()个最小项。
- 同步时序电路和异步时序电路比较,其差异在
- 分析图中时序逻辑电路,要求: (1)指出