试题详情
- 单项选择题在MAXpluseII中,设计项目的校验不包括下述那一种()
A、功能仿真
B、时序仿真
C、定时仿真
D、PCB板仿真
- D
关注下方微信公众号,在线模考后查看
热门试题
- 已知输入信号A,B,C,D的波形如下图所
- 分析下图时序电路的逻辑功能,写出电路的驱
- 一个门电路的输出端所能连接的下一级门电路
- 延迟元件可以是()也可以利用()
- 74LS138可以作为函数发生器,试写出
- 唯一地址译码有n个输入时,有()个输出。
- 判断下图电路在什么情况下存在竞争冒险,怎
- JK触发器的次态主要与()因素有关。
- 对于T触发器,若现态Qn
- 对于T触发器,若现态Qn
- =()
- 用ROM实现四位二进制码到四位循环码的转
- D触发器组成的同步时序电路如下图所示,写
- 电路如图所示,已知输入端RD<
- 十进制数(0.7875)10<
- 下面与八进制数(47.3)8<
- 将模拟信号转换为数字信号,需要经过()、
- 试用两片74HC138实现8421 BC
- 说明VHDL中信号、变量、常数说明格式。
- BICMOS电路具有()、()等优点。