试题详情
- 简答题某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】 该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。
- 共需(218×16)÷(64K×1bit)=64 芯片;
异步刷新方式是每行刷新一次,则刷新周期是:2ms÷128=15.625μs 关注下方微信公众号,在线模考后查看
热门试题
- 0x503c+64=()
- 设机器数字长为16位,一个容量为32MB
- 单地址指令()。
- 在统一编址方式下,下面的说法()是对的。
- 微程序控制器
- 已知 X 和 Y,用变形补码计算 X+Y
- 一个完整的DMA传输过程必须经过下面的几
- 下列数据代码设为偶校验,请在括号内填写相
- 在不改变中断响应优先级次序的条件下,通过
- 通道的功能是通过()来控制I/O操作的。
- 不同进位制之间相互转换的根据是()和()
- EEPROM与UV-EPROM比,其优点
- 一个双面软盘,每面有40道,每道9个扇区
- 总线中数据信号和地址信号分别用一组线路传
- 试比较同步通信和异步通信。
- 具有控制逻辑简单、扩充性好的特点的总线仲
- Cache用组相联映射,一块大小为128
- 多处理机系统包括()两种结构。
- 一地址运算指令的另一个操作数来自()。
- 设浮点数的格式为:阶码 5 位,尾数 6