试题详情
- 单项选择题下述宏模块哪个不包括在MAXpluseII时序电路宏模块中()
A、触发器
B、译码器
C、计数器
D、分频器
- B
关注下方微信公众号,在线模考后查看
热门试题
- FLEX10K器件结构一般由()阵列块、
- 设计一个“001/010&r
- 将代码(10000011)84
- 试用一片四选一数据选择器及门电路实现下列
- (10110010.1011)
- MAXpluseII软件的结构由设计()
- 已知某触发器的特性所示(触发器的输入用A
- 在CP作用下,欲使D触发器具有Q
- 分析下图所示的逻辑电路,写出表达式并进行
- RAM中的信息,当电源断掉后又接通,则原
- 全加器是一种实现两个一位二进制数以及来自
- 采用对称双地址结构寻址的1024*1的存
- 实际中,常以字数和位数的乘积表示存储容量
- 十进制数-90的8位补码为()HQ
- 二进制译码器相当于是一个最小项发生器,便
- 若主从触发器各输入端的电压波形如下图所示
- 以下电路中,加以适当辅助门电路,()适于
- 指出下列电路中能够把串行数据变成并行数据
- 计数器的容量也称为(),一个计数器的状态
- 已知一时序电路的状态表如表所示,试作出相