试题详情
- 单项选择题若ABCDEFGH为最小项,则它有逻辑相邻项个数为()
A、8
B、82
C、28
D、16
- A
关注下方微信公众号,在线模考后查看
热门试题
- 编码与译码是互逆的过程。
- 将下列逻辑函数化简成最简与或表达式。
- 简述CPLD/FPGA的原理、特点与应用
- 计数模为2n的扭环计数器所需的触发器为n
- 74LS138可以作为函数发生器,试写出
- 用2片容量为16K*8的RAM构成容量为
- 写出图中Z1、Z<
- 下述那一种不是MAXpluseII编译器
- PAL是指()。
- 对于JK触发器,若J=K,则可完成()触
- 以下四种转换器,()是A/D转换器且转换
- 组合逻辑电路如下图所示: 1
- 高电平噪声容限定义为:(),低电平噪声容
- ()个变量的卡诺图是一种由2的n次方个方
- GAL器件的与阵列(),或阵列()。()
- 某产品有A、B、C、D四项指标。其中规定
- 设计一块数字秒表,能够精确反映计时时间,
- 器件的编程是将已设计、编译、调试完成的设
- 逻辑变量的取值,1比0大。
- D/A转换器的位数越多,转换精度越高。