试题详情
- 单项选择题要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为()。
A、JK=00
B、JK=01
C、JK=10
D、JK=11
- D
关注下方微信公众号,在线模考后查看
热门试题
- 假定X=AB代表一个2位二进制数,试设计
- 当8421奇校验码在传送十进制数(8)<
- 设计一个数据判断电路,当四位二进制数DC
- 如图所示电路,若输入CP脉冲的频率为10
- 用卡诺图化简:L(A,B,C,D)=∑m
- 十进制数1997的十六进制数是()
- 常见的机器数有()
- Moore型时序电路的输出()。
- 由于R-S触发器有()个稳态,因此它可记
- 说明下述编程器窗口是针对哪一类器件进行编
- n变量的全部最大项的逻辑乘恒为0。
- PLD器件的主要优点有()
- 试用3线-8线译码器74HC138和门电
- 下述程序是一个8-3编码器的VHDL语言
- PROM、PLA、PAL三种可编程器件中
- 对于JK触发器,若J=K,则可完成()触
- 在CP作用下,欲使D触发器具有的功能,其
- 电平异步时序逻辑电路不允许两个或两个以上
- 已知一个最长线性序列码发生器的反馈函数是
- 下列触发器中,没有约束条件的是()