试题详情
- 简答题D触发器的次态主要与()因素有关。
- D、CP
关注下方微信公众号,在线模考后查看
热门试题
- 10100101是八位的二进制补码,其十
- 欲使JK触发器按Qn+1=Qn工作,可使
- 十进制数1997的十六进制数是()
- CMOS的最基本的逻辑单元是由()和()
- 常用的BCD码有下列()
- 若ABCDEFGH为最小项,则它有逻辑相
- 8421BCD码、5421BCD码、24
- 设计一个按自然态序变化的7进制同步加法计
- 利用反馈归零法获得N进制计数器时,若为异
- 在CP作用下,欲使D触发器具有Q
- 衡量存储器性能的两个重要指标是()、()
- PLD器件的主要优点有()
- 用3线-8线译码器74HC138和门电路
- Moore和()型时序电路的本质区别是输
- MAX7000A器件结构一般由()阵列块
- 构造一个同步模8计数器需要()个触发器。
- n变量的全部最大项的逻辑乘恒为0。
- 以下电路中可以实现“线与”功能的有()
- 将下列二进制数转换成八进制数和十进制数
- 逻辑代数中与普通代数相似的定律有()、(