试题详情
- 简答题设计一个能对两个二进制数X2=x21,x22,„,x2n和X1=x11,x12,„,x1n进行比较的同步时序电路,其中,X2、X1串行地输入到电路的x2、x1输入端。比较从x21、x11开始,依次进行到x2n、x1n。电路有两个输出Z2和Z1,若比较结果X2>X1,则Z2为1,Z1为0;若X2
1,则Z2为0,Z1为1;若X2=X1,则Z2和Z1都为1。要求用尽可能少的状态数作出状态图和状态表,并用尽可能少的逻辑门和触发器(采用JK触发器)实现其功能。
关注下方微信公众号,在线模考后查看
热门试题
- 分析下图所示的组合逻辑电路的逻辑功能:
- CMOS数字集成电路与TTL数字集成电路
- 下列等式不成立的是()
- ROM由地址译码器,(),()三部分功能
- 下列触发器中,克服了空翻现象的有()
- ispLSI器件一般包括哪些主要部分?
- 数字逻辑电路具有哪些主要特点?
- ()和卡诺图化简法都可用来化简多输出函数
- 若用8位字长来表示,(-62)D的原码是
- 与十进制数(53.5)2
- 组合电路如图所示,试写出函数表达式和分析
- 通过真值表,分析下列逻辑电路的功能。(备
- 设计一块数字秒表,能够精确反映计时时间,
- 同步RS触发器不能用作计数器。
- 一个3:8线的地址译码器(74LS138
- 在何种输入情况下,“与非”运算的结果是逻
- 描述时序电路的逻辑表达式为()、()和驱
- 欲使JK触发器按Qn+1=Qn工作,可使
- MAXpluseII的运算电路宏模块中包
- 模13计数器的开始计数状态为0000,则